亚洲国产综合精品一区,综合伊人久久在,久久高清内射无套,天堂√在线中文官网在线,亚洲—本道中文字幕东京热,亚洲高清专区日韩精品,超碰免费公开,国内免费久久久久久久久
歡迎訪問深圳市中小企業公共服務平臺電子信息窗口

又一內存技術獲突破!內存容量全靠“堆”出來

2023-07-07 來源:賢集網
1455

關鍵詞: DRAM SK海力士 芯片

來自東京工業大學的科研團隊近日研發出可堆疊內存,其傳輸速度是 HBM2E 內存的 4 倍,功耗僅為五分之一。

科研團隊將其命名為 BBCube,最大的亮點在于去除了傳統內存的逐層焊接晶體布局。

科研團隊在 2023 年 6 月舉行的 VLSI IEEE Symposium 2023 大會上得到了同行論證,不僅提出了這一新概念,還詳細描述了生產這種存儲器的技術流程。



生產 HBM 內存的現有方法限制了其功能,堆疊中的每一層(DRAM 芯片)不能制造得比特定規格更薄,并且層之間的球接觸(ball contacts)數量不能增加超過特定值,否則存在機械損壞和短路的風險。

科研團隊提議在 DRAM 封裝過程中去除球接觸,可以讓芯片變得更薄,降低每一層的機械應力,縮短 TSV 的過孔線。

研究團隊負責人 Takayuki Ohba 教授表示:“BBCube 3D 有潛力實現每秒 1.6 TB 的吞吐量,比 DDR5 快 30 倍,比 HBM2E 快四倍。”


SK海力士已開發12層堆疊HBM3 DRAM

4月20日,SK海力士宣布,再次超越了現有最高性能DRAM(內存)——HBM3*的技術界限,全球首次實現垂直堆疊12個單品DRAM芯片,成功開發出最高容量24GB(Gigabyte,千兆字節)**的HBM3 DRAM新產品,并正在接受客戶公司的性能驗證。

SK海力士強調,“公司繼去年6月全球首次量產HBM3 DRAM后,又成功開發出容量提升50%的24GB套裝產品。最近隨著人工智能聊天機器人(AI Chatbot)產業的發展,高端存儲器需求也隨之增長,公司將從今年下半年起將其推向市場,以滿足市場需求。”

SK海力士表示,通過先進MR-MUF技術加強了工藝效率和產品性能的穩定性,又利用TSV技術將12個比現有芯片薄40%的單品DRAM芯片垂直堆疊,實現了與16GB產品相同的高度。

SK海力士于2013年在世界上首次開發的HBM DRAM是實現需要高性能計算的生成式AI所必要的存儲器半導體產品,因此在受到業界的高度關注。

最新規格的HBM3 DRAM被評價為能夠快速處理龐大數據的首選產品,從而大型科技公司的需求也在逐漸擴大。



公司已向數多全球客戶公司提供了24GB HBM3 DRAM樣品正在進行性能驗證,據悉客戶對此產品抱有極大的期待。

自從2.5D/3D封裝、Chiplet、異構集成等技術出現以來,CPU、GPU和內存之間的界限就已經變得逐漸模糊。單個SoC究竟集成了哪些邏輯單元和存儲單元,全憑借廠商自己的設計路線。這樣的設計其實為單芯片的能效比帶來了一輪新的攀升,但也極大地增加了開發難度。即便如此,還是有不少廠商在不遺余力地朝這個方向發展,最典型的莫過于AMD。


AMD的存儲堆疊之路

要說玩堆疊存儲,AMD確實是走得最靠前的一位,例如AMD如今在消費級和數據中心級別CPU上逐漸使用的3D V-Cache技術,就是直接將SRAM緩存堆疊至CPU上。將在今年正式落地的第四代EPYC服務器處理器,就采用了13個5nm/6nm Chiplet混用的方案,最高將L3緩存堆疊至了可怕的384MB。

在消費端,AMD的Ryzen 7 5800X3D同樣也以驚人的姿態出世,以超大緩存帶來了極大的游戲性能提升。即將正式發售的Ryzen 9 7950X3D也打出了128MB三級緩存的夸張參數,這些產品的出現可謂打破了過去CPU廠商拼時鐘頻率、拼核心數的僵局,讓消費者真切地感受到了額外的體驗提升。

GPU也不例外,雖然AMD如今的消費級GPU基本已經放棄了HBM堆疊方案,但是在AMD的數據中心GPU,例如Instinct MI250X,卻依然靠著堆疊做到了128GB的HBM2e顯存,做到了3276.8GB/s的峰值內存帶寬。而下一代MI300,AMD則選擇了轉向APU方案,將CPU、GPU和HBM全部整合在一起,以新的架構沖擊Exascale級的AI世代。

其實這也是AMD收購Xilinx最大的收獲之一,早在十多年前Xilinx的3DIC技術也已經為多Die堆疊打下了基礎。在收購Xilinx之際,AMD也提到這次交易會擴張AMD在die堆疊、封裝、Chiplet和互聯技術上的開發能力。在完成Xilinx的收購后,也可以看出AMD在架構上的創新有了很大的飛躍。

在近期的ISSCC 2023上,AMD CEO蘇姿豐透露了他們的下一步野心,那就是直接將DRAM堆疊至CPU上。這里的堆疊并非硅中介層互聯、存儲單元垂直堆疊在一起的2.5D封裝方案,也就是如今常見的HBM統一內存方案,AMD提出的是直接將計算單元與存儲單元垂直堆疊在一起的3D混合鍵封裝方案。


芯片堆疊前景

傳統的芯片結構中,電路元件只能在一個平面上被集成,這限制了芯片容量的發展。于是,科學家們開始探索如何將不同功能層疊起來,以擴大芯片的容量和功能。這就引入了多層芯片結構的概念。



多層芯片結構的核心技術之一就是三維封裝技術。通過將芯片的不同層分別加工制作,并使用極其精細的堆疊技術,使得多個層次的芯片得以緊密堆疊在一起。這種堆疊結構不僅節省了空間,還提高了芯片的集成度,進而提高了整體性能。例如,在3D-NAND閃存中,多層芯片結構被用于實現更大的存儲容量,并且能夠提供更高的數據傳輸速度。

另一個關鍵技術是通過嵌入式硅通孔(TSV)來連接不同層次的芯片。TSV采用縱向穿越結構,通過導線將不同層的芯片相互連接起來。這種連接方式不僅提供了更高的信號帶寬,還減少了晶圓之間的電阻和電感,進而提高了芯片的整體性能。

多層芯片結構的優勢顯而易見。首先,它通過增加芯片層次和連接方式,實現了更高的芯片集成度和功能密度。其次,多層芯片的堆疊結構減小了芯片的體積,使得設備變得更加輕薄便攜。此外,多層芯片還提供了更高的性能和效率,使得電子設備在處理速度和能耗方面取得了質的飛躍。

然而,隨著多層芯片的崛起,也面臨著一些挑戰。其中之一就是熱量的管理,因為在緊密堆疊的芯片中,熱量散發變得更加困難。因此,科學家們正在不斷尋找解決方案,以保持芯片在高性能工作時的穩定性和可靠性。



主站蜘蛛池模板: 久久亚洲国产精品成人av秋霞| 男人用嘴添女人私密视频| 2023国产精品一卡2卡三卡4卡| 久久久久久曰本av免费免费| 97se狼狼狼狼狼亚洲网| 97无码免费人妻超级碰碰夜夜| 国产精品h片在线播放| 久久久久久曰本av免费免费| 草色噜噜噜av在线观看香蕉| 亚洲热线99精品视频| 久久精品国产99国产精品亚洲| 无码人妻少妇久久中文字幕蜜桃| 一二三四视频社区在线| 少妇被爽到高潮动态图| 激情综合色五月丁香六月亚洲| 久久久久琪琪去精品色无码| 无码人妻精品一区二区蜜桃色欲| 亚洲日韩v无码中文字幕| 国内精品久久久久影院蜜芽| 亚洲精品55夜色66夜色| 亚洲色无码播放亚洲成av| 夜鲁鲁鲁夜夜综合视频欧美| 亚洲国产精品久久青草无码| 精品精品国产欧美在线小说区| 国产精品视频一区二区三区不卡 | 色婷婷亚洲精品综合影院| 国产人妻人伦精品1国产盗摄 | av成人午夜无码一区二区| 国内精品久久久久久tv| 国产免费爽爽视频| 国产av国片精品一区二区| 久久精品国产亚洲欧美| 大伊香蕉精品一区视频在线| 国产成人综合日韩精品无码不卡| 少妇的肉体在线观看| 精品一区二区不卡无码av| 夜鲁鲁鲁夜夜综合视频欧美 | 小雪尝禁果又粗又大的视频| 高潮毛片无遮挡高清视频播放 | 女人被做到高潮免费视频 | 人人妻人人澡人人爽精品日本|